题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL76 |
任意奇数倍时钟分频
|
2024-09-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL76 |
任意奇数倍时钟分频
|
2024-09-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL68 |
同步FIFO
|
2024-09-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL67 |
十六进制计数器
|
2024-09-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL66 |
超前进位加法器
|
2024-09-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL64 |
时钟切换
|
2024-09-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL62 |
序列发生器
|
2024-09-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL59 |
根据RTL图编写Verilog程序
|
2024-09-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL16 |
信号反转输出
|
2024-02-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL15 |
信号级联合并
|
2024-02-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL14 |
对信号按位操作
|
2024-02-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL13 |
位运算与逻辑运算
|
2024-02-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL12 |
信号顺序调整
|
2024-02-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL11 |
多位信号
|
2024-02-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL10 |
逻辑运算2
|
2024-02-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL9 |
模拟逻辑芯片
|
2024-02-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL8 |
逻辑运算
|
2024-02-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL8 |
逻辑运算
|
2024-02-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL7 |
XOR 门
|
2024-02-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL6 |
NOR 门
|
2024-02-21
|
答案正确
| < 1ms | 0K | Verilog |
关注他的用户也关注了: