题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL49 |
脉冲同步电路
|
2022-11-09
|
答案正确
| < 1ms | 0K | Verilog | |
VL30 |
数据串转并电路
|
2022-11-09
|
答案正确
| < 1ms | 0K | Verilog | |
VL52 |
加减计数器
|
2022-11-09
|
答案正确
| < 1ms | 0K | Verilog | |
VL51 |
可置位计数器
|
2022-11-09
|
答案正确
| < 1ms | 0K | Verilog | |
VL50 |
简易秒表
|
2022-11-09
|
答案正确
| < 1ms | 0K | Verilog | |
VL67 |
十六进制计数器
|
2022-11-09
|
答案正确
| < 1ms | 0K | Verilog | |
VL67 |
十六进制计数器
|
2022-11-09
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2022-11-04
|
答案正确
| < 1ms | 0K | Verilog | |
VL45 |
异步FIFO
|
2022-10-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2022-10-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL47 |
格雷码计数器
|
2022-10-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL54 |
RAM的简单实现
|
2022-10-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL53 |
单端口RAM
|
2022-10-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL53 |
单端口RAM
|
2022-10-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL23 |
ROM的简单实现
|
2022-10-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL12 |
4bit超前进位加法器电路
|
2022-09-22
|
答案正确
| < 1ms | 0K | Verilog | |
VL10 |
使用函数实现数据大小端转换
|
2022-09-22
|
答案正确
| < 1ms | 0K | Verilog | |
VL11 |
4位数值比较器电路
|
2022-09-22
|
答案正确
| < 1ms | 0K | Verilog | |
VL9 |
使用子模块实现三输入数的大小比较
|
2022-09-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL8 |
使用generate…for语句简化代码
|
2022-09-07
|
答案正确
| < 1ms | 0K | Verilog |
关注他的用户也关注了: