-latch level
获赞
209
粉丝
66
关注
11
看过 TA
640
门头沟学院
2023
数字IC前端设计
IP属地:陕西
暂未填写个人简介
私信
关注
`timescale 1ns/1ns module gray_counter( input clk, input rst_n, output wire [3:0] gray_out ); //使用Moore状态机实现 parameter s0 =8'b0000_0000, s1 = 8'b0001_0001, s2 = 8'b0011_0011, s3 = 8'b0010_0010, s4 = 8'b0110_011...
Ren_my:请问为什么不直接把寄存器扩位成五位,最后一位零一跳来做二分频,然后高位输出呢,感觉这边内部计数的时候让整个状态机也完全单bit跳好像没太大的意义,是除了节省功耗还有别的考虑吗
0 点赞 评论 收藏
分享
关注他的用户也关注了:
牛客网
牛客企业服务