题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL40 |
占空比50%的奇数分频
|
2024-03-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL22 |
根据状态转移图实现时序电路
|
2024-03-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL49 |
脉冲同步电路
|
2024-03-20
|
答案正确
| < 1ms | 0K | Verilog | |
VL24 |
边沿检测
|
2024-03-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL12 |
4bit超前进位加法器电路
|
2024-03-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL10 |
使用函数实现数据大小端转换
|
2024-03-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL10 |
使用函数实现数据大小端转换
|
2024-03-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL9 |
使用子模块实现三输入数的大小比较
|
2024-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL8 |
使用generate…for语句简化代码
|
2024-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL7 |
求两个数的差值
|
2024-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL6 |
多功能数据处理器
|
2024-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL6 |
多功能数据处理器
|
2024-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL5 |
位拆分与运算
|
2024-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL4 |
移位运算与乘法
|
2024-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL4 |
移位运算与乘法
|
2024-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL3 |
奇偶校验
|
2024-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL3 |
奇偶校验
|
2024-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL2 |
异步复位的串联T触发器
|
2024-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL1 |
四选一多路器
|
2024-03-17
|
答案正确
| < 1ms | 0K | Verilog | |
VL45 |
异步FIFO
|
2024-03-03
|
答案正确
| < 1ms | 0K | Verilog |
关注他的用户也关注了: