芯动科技ic设计面经 8.11
base西安 一面
ic flow;
apb ahb时序,(apb单次传输,第一个周期置位控制总线和地址总线,selx和penable,第二个周期把data放在总线,等待slaver pready的返回。ahb支持burst,其中每笔transfer先置位控制信号和地址信号,根据hready的返回和htrans和更新地址,第二个周期把data放在总线上,等待hready的返回以及控制地址信号的更新);ahb比apb高性能提现在burst操作和流水线transfer。
axi高性能提现在?outstanding能力,高效利用总线;通道分离,全双工;
4k边界?(防止一个burst访问多个slaver);
仲裁机制(固定优先级和轮训优先级);
cdc;
异步fifo格雷码;
spi uart区别:同步和异步(有无参考时钟);
全双工和半双工。spi可多个slaver,多一个从设备选通信号。
了解芯动吗?GPU ddr,serdes,pcie ip解决方案;
反问?
西安做的方向(soc)
团队(50)
因为视频信号不好,电话面的,基础知识大都答上来了,没机会共享屏幕讲项目,有点可惜。#秋招##芯动科技##面经##校招#
ic flow;
apb ahb时序,(apb单次传输,第一个周期置位控制总线和地址总线,selx和penable,第二个周期把data放在总线,等待slaver pready的返回。ahb支持burst,其中每笔transfer先置位控制信号和地址信号,根据hready的返回和htrans和更新地址,第二个周期把data放在总线上,等待hready的返回以及控制地址信号的更新);ahb比apb高性能提现在burst操作和流水线transfer。
axi高性能提现在?outstanding能力,高效利用总线;通道分离,全双工;
4k边界?(防止一个burst访问多个slaver);
仲裁机制(固定优先级和轮训优先级);
cdc;
异步fifo格雷码;
spi uart区别:同步和异步(有无参考时钟);
全双工和半双工。spi可多个slaver,多一个从设备选通信号。
了解芯动吗?GPU ddr,serdes,pcie ip解决方案;
反问?
西安做的方向(soc)
团队(50)
因为视频信号不好,电话面的,基础知识大都答上来了,没机会共享屏幕讲项目,有点可惜。#秋招##芯动科技##面经##校招#