题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL56 |
流水线乘法器
|
2023-07-24
|
答案正确
| < 1ms | 0K | Verilog | |
235517 |
超前进位加法器
|
2023-05-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2023-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
235523 |
十六进制计数器
|
2023-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
235505 |
串行进位加法器
|
2023-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
235507 |
全加器
|
2023-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
235519 |
乘法与位运算
|
2023-05-12
|
答案正确
| < 1ms | 0K | Verilog | |
235499 |
根据RTL图编写Verilog程序
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL55 |
Johnson Counter
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL53 |
单端口RAM
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL51 |
可置位计数器
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL50 |
简易秒表
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
234314 |
数据选择器实现逻辑电路
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
234348 |
使用子模块实现三输入数的大小比较
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
234347 |
使用generate…for语句简化代码
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
234345 |
多功能数据处理器
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL20 |
256选1选择器
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL19 |
五到一选择器
|
2023-05-11
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: