题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL35 |
状态机-非重叠的序列检测
|
2024-10-28
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2024-10-26
|
答案正确
| < 1ms | 0K | Verilog | |
VL70 |
序列检测器(Moore型)
|
2024-10-26
|
答案正确
| < 1ms | 0K | Verilog | |
VL65 |
状态机与时钟分频
|
2024-10-26
|
答案正确
| < 1ms | 0K | Verilog | |
VL64 |
时钟切换
|
2024-10-22
|
答案正确
| < 1ms | 0K | Verilog | |
VL32 |
非整数倍数据位宽转换24to128
|
2024-10-22
|
答案正确
| < 1ms | 0K | Verilog | |
VL60 |
使用握手信号实现跨时钟域数据传输
|
2024-10-22
|
答案正确
| < 1ms | 0K | Verilog | |
VL59 |
根据RTL图编写Verilog程序
|
2024-10-22
|
答案正确
| < 1ms | 0K | Verilog | |
VL70 |
序列检测器(Moore型)
|
2024-07-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL69 |
脉冲同步器(快到慢)
|
2024-07-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL71 |
乘法与位运算
|
2024-07-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL68 |
同步FIFO
|
2024-04-25
|
答案正确
| < 1ms | 0K | Verilog | |
VL67 |
十六进制计数器
|
2024-04-25
|
答案正确
| < 1ms | 0K | Verilog | |
VL65 |
状态机与时钟分频
|
2024-04-25
|
答案正确
| < 1ms | 0K | Verilog | |
VL64 |
时钟切换
|
2024-04-25
|
答案正确
| < 1ms | 0K | Verilog | |
VL63 |
并串转换
|
2024-04-25
|
答案正确
| < 1ms | 0K | Verilog | |
ST-C10 |
时间转换
|
2024-04-22
|
答案正确
| 3ms | 348K | C | |
BC29 |
开学?
|
2024-04-22
|
答案正确
| 3ms | 328K | C | |
BC28 |
整数的十位
|
2024-04-22
|
答案正确
| 3ms | 424K | C | |
BC27 |
整数的个位
|
2024-04-22
|
答案正确
| 3ms | 368K | C |
关注他的用户也关注了: