题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
HJ8 |
合并表记录
|
2024-01-22
|
答案正确
| 5ms | 396K | C++ | |
HJ7 |
取近似值
|
2024-01-22
|
答案正确
| 12ms | 9596K | Java | |
HJ6 |
质数因子
|
2024-01-22
|
答案正确
| 13ms | 9556K | Java | |
HJ5 |
进制转换
|
2024-01-22
|
答案正确
| 13ms | 9600K | Java | |
HJ4 |
字符串分隔
|
2024-01-22
|
答案正确
| 14ms | 9536K | Java | |
HJ3 |
明明的随机数
|
2024-01-22
|
答案正确
| 16ms | 9568K | Java | |
HJ2 |
计算某字符出现次数
|
2024-01-22
|
答案正确
| 14ms | 9456K | Java | |
HJ1 |
字符串最后一个单词的长度
|
2024-01-22
|
答案正确
| 2ms | 348K | C | |
VL16 |
信号反转输出
|
2023-08-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL15 |
信号级联合并
|
2023-08-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL14 |
对信号按位操作
|
2023-08-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL13 |
位运算与逻辑运算
|
2023-08-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL12 |
信号顺序调整
|
2023-08-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL11 |
多位信号
|
2023-08-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL10 |
逻辑运算2
|
2023-08-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL9 |
模拟逻辑芯片
|
2023-08-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL8 |
逻辑运算
|
2023-08-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL7 |
XOR 门
|
2023-08-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL6 |
NOR 门
|
2023-08-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL5 |
与门
|
2023-08-07
|
答案正确
| < 1ms | 0K | Verilog |
关注他的用户也关注了: