题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL45 |
异步FIFO
|
2024-10-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2024-10-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL70 |
序列检测器(Moore型)
|
2024-09-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL74 |
异步复位同步释放
|
2024-09-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL72 |
全加器
|
2024-09-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL65 |
状态机与时钟分频
|
2024-09-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL76 |
任意奇数倍时钟分频
|
2024-09-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL68 |
同步FIFO
|
2024-05-23
|
答案正确
| < 1ms | 0K | Verilog | |
VL68 |
同步FIFO
|
2024-05-23
|
答案正确
| < 1ms | 0K | Verilog | |
VL68 |
同步FIFO
|
2024-05-23
|
答案正确
| < 1ms | 0K | Verilog | |
VL30 |
数据串转并电路
|
2024-05-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2024-05-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2024-05-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL26 |
含有无关项的序列检测
|
2024-05-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2024-05-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL67 |
十六进制计数器
|
2024-05-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL63 |
并串转换
|
2024-05-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL24 |
边沿检测
|
2024-05-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL23 |
ROM的简单实现
|
2024-05-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL22 |
根据状态转移图实现时序电路
|
2024-05-05
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: