牛客576336570号 level
获赞
0
粉丝
0
关注
2
看过 TA
7
山东大学
2025
FPGA工程师
IP属地:广东
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
VL51
可置位计数器
2024-10-15
答案正确
< 1ms
0K
Verilog
VL41
任意小数分频
2024-10-15
答案正确
< 1ms
0K
Verilog
VL42
无占空比要去的奇数分频
2024-10-14
答案正确
< 1ms
0K
Verilog
VL42
无占空比要去的奇数分频
2024-10-14
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2024-10-14
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2024-10-14
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2024-10-14
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2024-10-14
答案正确
< 1ms
0K
Verilog
VL34
整数倍数据位宽转换8to16
2024-10-13
答案正确
< 1ms
0K
Verilog
VL4
移位运算与乘法
2024-09-30
答案正确
< 1ms
0K
Verilog
VL4
移位运算与乘法
2024-09-30
答案正确
< 1ms
0K
Verilog
VL3
奇偶校验
2024-09-30
答案正确
< 1ms
0K
Verilog
VL3
奇偶校验
2024-09-30
答案正确
< 1ms
0K
Verilog
VL2
异步复位的串联T触发器
2024-09-30
答案正确
< 1ms
0K
Verilog
VL2
异步复位的串联T触发器
2024-09-30
答案正确
< 1ms
0K
Verilog
VL1
四选一多路器
2024-09-30
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2024-09-19
答案正确
< 1ms
0K
Verilog
VL64
时钟切换
2024-09-02
答案正确
< 1ms
0K
Verilog
VL63
并串转换
2024-09-02
答案正确
< 1ms
0K
Verilog
VL63
并串转换
2024-09-02
答案正确
< 1ms
0K
Verilog
关注他的用户也关注了:
牛客网
牛客企业服务