题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
234331 |
奇偶校验
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
234347 |
使用generate…for语句简化代码
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
234330 |
异步复位的串联T触发器
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
234329 |
四选一多路器
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
234316 |
根据状态转移图实现时序电路
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
235507 |
全加器
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
235519 |
乘法与位运算
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
235525 |
同步FIFO
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
235523 |
十六进制计数器
|
2024-04-07
|
答案正确
| < 1ms | 0K | Verilog | |
235497 |
序列发生器
|
2024-04-06
|
答案正确
| < 1ms | 0K | Verilog | |
235499 |
根据RTL图编写Verilog程序
|
2024-04-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2024-04-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL54 |
RAM的简单实现
|
2024-04-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL53 |
单端口RAM
|
2024-04-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL30 |
数据串转并电路
|
2024-04-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2024-04-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2024-04-06
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: