题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL20 |
256选1选择器
|
2024-02-27
|
答案正确
| < 1ms | 0K | Verilog | |
VL19 |
五到一选择器
|
2024-02-27
|
答案正确
| < 1ms | 0K | Verilog | |
VL18 |
多位信号xnor
|
2024-02-27
|
答案正确
| < 1ms | 0K | Verilog | |
VL17 |
三元操作符
|
2024-02-27
|
答案正确
| < 1ms | 0K | Verilog | |
VL16 |
信号反转输出
|
2024-02-27
|
答案正确
| < 1ms | 0K | Verilog | |
VL15 |
信号级联合并
|
2024-02-27
|
答案正确
| < 1ms | 0K | Verilog | |
VL14 |
对信号按位操作
|
2024-02-27
|
答案正确
| < 1ms | 0K | Verilog | |
VL13 |
位运算与逻辑运算
|
2024-02-27
|
答案正确
| < 1ms | 0K | Verilog | |
VL12 |
信号顺序调整
|
2024-02-27
|
答案正确
| < 1ms | 0K | Verilog | |
VL11 |
多位信号
|
2024-02-25
|
答案正确
| < 1ms | 0K | Verilog | |
VL10 |
逻辑运算2
|
2024-02-25
|
答案正确
| < 1ms | 0K | Verilog | |
VL9 |
模拟逻辑芯片
|
2024-02-25
|
答案正确
| < 1ms | 0K | Verilog | |
VL20 |
数据选择器实现逻辑电路
|
2024-02-25
|
答案正确
| < 1ms | 0K | Verilog | |
VL8 |
逻辑运算
|
2024-02-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL7 |
XOR 门
|
2024-02-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL6 |
NOR 门
|
2024-02-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL5 |
与门
|
2024-02-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL4 |
反相器
|
2024-02-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL3 |
多wire连接
|
2024-02-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL37 |
时钟分频(偶数)
|
2024-01-17
|
答案正确
| < 1ms | 0K | Verilog |
关注他的用户也关注了: