题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL20 |
数据选择器实现逻辑电路
|
2024-10-15
|
答案正确
| < 1ms | 0K | Verilog | |
VL66 |
超前进位加法器
|
2024-10-15
|
答案正确
| < 1ms | 0K | Verilog | |
VL29 |
信号发生器
|
2024-10-15
|
答案正确
| < 1ms | 0K | Verilog | |
VL55 |
Johnson Counter
|
2024-10-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL54 |
RAM的简单实现
|
2024-10-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL52 |
加减计数器
|
2024-10-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL52 |
加减计数器
|
2024-10-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL50 |
简易秒表
|
2024-10-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL50 |
简易秒表
|
2024-10-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL49 |
脉冲同步电路
|
2024-10-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL48 |
多bit MUX同步器
|
2024-10-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL48 |
多bit MUX同步器
|
2024-10-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL47 |
格雷码计数器
|
2024-10-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2024-10-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL45 |
异步FIFO
|
2024-10-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL18 |
实现3-8译码器①
|
2024-10-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL17 |
用3-8译码器实现全减器
|
2024-10-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL16 |
使用8线-3线优先编码器Ⅰ实现16线-4线优先编码器
|
2024-10-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL15 |
优先编码器Ⅰ
|
2024-10-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL14 |
用优先编码器①实现键盘编码电路
|
2024-10-10
|
答案正确
| < 1ms | 0K | Verilog |
关注他的用户也关注了: