题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL49 |
脉冲同步电路
|
2023-07-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2023-07-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2023-07-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2023-07-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL37 |
时钟分频(偶数)
|
2023-07-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL34 |
整数倍数据位宽转换8to16
|
2023-07-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL31 |
数据累加输出
|
2023-07-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL30 |
数据串转并电路
|
2023-07-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2023-07-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2023-07-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2023-07-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2023-07-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL9 |
模拟逻辑芯片
|
2023-07-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL8 |
逻辑运算
|
2023-07-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL7 |
XOR 门
|
2023-07-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL6 |
NOR 门
|
2023-07-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL5 |
与门
|
2023-07-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL4 |
反相器
|
2023-07-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL3 |
多wire连接
|
2023-07-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL2 |
wire连线
|
2023-07-05
|
答案正确
| < 1ms | 0K | Verilog |
关注他的用户也关注了: