题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL40 |
占空比50%的奇数分频
|
2023-11-18
|
答案正确
| < 1ms | 0K | Verilog | |
234316 |
根据状态转移图实现时序电路
|
2023-11-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL45 |
异步FIFO
|
2023-08-13
|
答案正确
| < 1ms | 0K | Verilog | |
VL49 |
脉冲同步电路
|
2023-08-13
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2023-08-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2023-08-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2023-08-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2023-08-12
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2023-08-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2023-08-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2023-08-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2023-08-10
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2023-08-10
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2023-08-10
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2023-08-10
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2023-08-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2023-08-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL26 |
含有无关项的序列检测
|
2023-08-10
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2023-08-10
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2023-08-09
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: