题解 | #状态机与时钟分频#

状态机与时钟分频

https://www.nowcoder.com/practice/25d694a351b748d9808065beb6120025

`timescale 1ns/1ns

module huawei7(
	input wire clk  ,
	input wire rst  ,
	output reg clk_out
);

//*************code***********//
parameter s0=4'b1000,s1=4'b0100,s2=4'b0010,s3=4'b0001;
reg[3:0]cs,ns;
always@(posedge clk or negedge rst)begin
	if(!rst)cs<=s0;
	else cs<=ns;
end

always@(*)begin
	case(cs)
		s0:ns=s1;
		s1:ns=s2;
		s2:ns=s3;
		s3:ns=s0;
		default:ns=s0;
	endcase
end

always@(posedge clk or negedge rst)begin
	if(!rst)clk_out<=0;
	else if(ns==s1)clk_out<=1;//注意占空比为0.25,也就是高电平只占25%
	else clk_out<=0;
end
//*************code***********//
endmodule

全部评论

相关推荐

不懂!!!:感觉你的项目描述太简单了,建议使用star描述法优化提炼一下,就是使用什么技术或方案解决了什么问题,有什么效果或成果,例如:对axios进行了二次封装,实现了请求的统一管理、错误的集中处理以及接口调用的简化,显著提高了开发效率和代码维护性,使用canvas技术实现了路线绘制功能,通过定义路径绘制函数和动态更新机制,满足了简化的导航可视化需求,提升了用户体验。像什么是使用其他组件库,基本功能描述就最好不要写到项目成果里面去了,加油
点赞 评论 收藏
分享
小浪_Coding:个人技能一条测试没有
点赞 评论 收藏
分享
评论
1
收藏
分享

创作者周榜

更多
牛客网
牛客企业服务