题解 | #可置位计数器#

可置位计数器

https://www.nowcoder.com/practice/b96def986e29475e8100c213178b73a8

首先看题解才知道需要把number延时一个节拍;

但是有个非常大的两个疑问向求大佬解释下,,

1、这个上升沿判断的时候,判断的rst_n不就是低电平吗???那这时候zero不应该是zero<= 0.为什么波形会是zero置1???

	always@(posedge clk or negedge rst_n)begin
		if(!rst_n)begin
			zero <= 0;
		end
		else
			zero <= num_reg==4'b0000; 
	end

2、第二个问题:我明白题目为了在下图种1的位置,让0和zero在同一个时钟。所以需要设置一个num_reg,把number再延后一个节拍。这样才能是1的位置的时序。那么2的问题就来了。

如下图,我的num_reg缓存的数据波形应该是下面的图像所以zero的高电平就在num_reg=0的下一个时钟,这个是对的。但是下面红色方框的位置,上升沿判断的时候set应该还是低电平啊,那这时num_reg输出不久应该是正常的4+1=5吗?怎么这时候就已经变成10了?况且这时候判断set_num的数值不应该是0吗? 不应该在下一个上升沿才能判断set是1,num_reg才是10(也就是现在11的位置不是才应该是10吗?)

刚开始学,是我哪里理解错了吗。。

`timescale 1ns/1ns

module count_module(
	input clk,
	input rst_n,
	input set,
	input [3:0] set_num,
	output reg [3:0]number,
	output reg zero
	);

	reg [3:0] num_reg;
	always@(posedge clk or negedge rst_n)begin
		if(!rst_n)begin
			num_reg <= 4'b0;
		end
		else
			num_reg <= set ? set_num:num_reg+1; 
	end

	always@(posedge clk or negedge rst_n)begin
		if(!rst_n)begin
			zero <= 0;
		end
		else
			zero <= num_reg==4'b0000; 
	end

		always@(posedge clk or negedge rst_n)begin
		if(!rst_n)begin
			number <= 0;
		end
		else
			number <= num_reg;
	end

endmodule

全部评论
我用仿真试了一下,对与时钟信号上升沿平齐的信号跳变进行判断时,如果该信号是wire型(如题中set),则条件语句即刻执行,如果该信号是reg型(如题中num_reg),则条件语句延迟一拍执行
4 回复 分享
发布于 2023-06-09 20:59 陕西
因为number是寄存器类型,无法通过组合逻辑进行阻塞赋值同时匹配。 如果直接使用number进行zero的判断来说,zero肯定是比number过“0”时刻慢一拍的; 所以不妨使用num_reg,进行延迟; 因为zero肯定是比num_reg慢一拍的,所以再通过num_reg延迟一拍给number,则number与zero同步输出匹配;
2 回复 分享
发布于 2023-06-13 21:22 江苏

相关推荐

shtdbb_:还不错,没有让你做了笔试再挂你
点赞 评论 收藏
分享
不愿透露姓名的神秘牛友
11-27 10:46
点赞 评论 收藏
分享
评论
1
收藏
分享
牛客网
牛客企业服务