#诺瓦星云 2023面经 硬件工程师 base西安
第一次遇到女面试官(硬件工程师岗),能在这个岗位的一定是大佬!
首先面试官介绍了一下自己,然后我再进行自我介绍。
1. 讲了一下本科毕业到硕士期间的一个工作情况。
2. 网口设计时,XC7Z045这个处理器是怎么挂载3个PHY芯片的,以及ARM和FPGA之间是如何互联的?
3. 在设计过程中FPGA的加载是主动还是被动的?时序是什么?
4. PL侧(FPGA)的上电时序是怎样的?
5. 时钟单元都是怎么设计的?用的时钟芯片还是晶振?
6. FPGA的时钟是多少?为什么这样设计?
7. PHY芯片的时钟用的多少兆?为什么?
8. RGMII的信号定义是怎样的?
9. MCU的无源晶体的负载电容如何设计?8M的晶体用的多少pF的电容?
10. 电源单元中LDO和DCDC的区别?
11. 电源如何进行功耗评估?
12. 电源芯片选型时需要考虑哪些因素?
13. PHY的地址是怎么配置的?MDIO是挂在PS还是PL侧?
14. 第三个项目简介以及自己主要负责的内容?在设计调试中遇到了什么问题以及是如何解决的?
差不多就是这些问题吧!感觉面试官对FPGA很熟悉,针对第3个问题的时候给我讲了挺多内容。
诺瓦星云 二面50min,8.25
给我问懵逼了,真的,我发现对于自己的项目认识还是浮在表面的。这次是两个面试官,都是技术主管,技术面确实很广。
开始自我介绍,这次介绍不同于一面的介绍,面试官让我直接介绍工作经历,项目经历,然后再针对性的提问。
1. 项目来源询问,所有的方案都是自己做的吗?
2. 项目系统框图介绍,如何设计的。
3. SOC的上电时序?是如何控制时序的?
4. 启动程序是在QSPI Flash中,这里用了多大的Flash?
5. MCU是如何监控SOC以及板卡的?FPGA的done信号监控流程是什么?
6. 项目中eMMC的作用是什么?eMMC是多大的?用的什么协议和SOC通信?平常是写的多一些还是读多一些?
7. DDR有哪些拓扑结构?DDR3设计需要注意什么?原理图设计和Layout方面,如何保证信号完整性?
8. 数字光纤接口电路用的什么模块?走的什么信号接口?原理设计和Layout设计需要注意哪些?
9. 内核电流大小?选用的什么电源芯片?
10. 电源IC如何选型的?
11. 总体电源功耗评估如何进行?是FPGA工程里面跑出来的电流大小吗?
12. PHY芯片与SOC是怎么连接的?PL侧的那一个PHY接口是如何例化引脚?是通过FPGA去模拟RGMII吗还是通过什么方式?
13. 网口设计需要注意哪些?包括PHY芯片的原理设计以及布局布线等。
14. 对PCB板材了解多少?这个项目使用FR4满足需求吗?
15. 另外一个项目无线电能传输系统是做什么用的?
16. 整流桥如何设计的?器件选型?
17. 器件选型的时候冗余设计是怎么考虑的(有什么深层次的原因)?
18. 为什么从上一家公司离职选择读研?现在找工作你对自己的职业规划是什么?选择公司的时候主要看重什么?(这里我回答的很不好,说了一堆面试官没听懂,难受,该组织一下语言)
19. 你认为自己最大的短板或者缺点是什么?
20. 对工作的城市如何选择?不是陕西人为什么选择来这边西安,是否有亲戚朋友在这边?
21. 反问环节
差不多就这些吧,感觉表现的挺差劲的,哎。再把项目深入学习一下。