#极氪(吉利)面经,硬件工程师,base上海
极氪(吉利)一面,30Min 硬件工程师,base上海(08.04)
自我介绍,屏幕共享,进行项目介绍,对面试官介绍自己的某一个项目的原理图设计。然后开始提问。
1. 网口88E1512用的是什么接口和FPGA?
2. 这里PHY芯片对外是怎么连接的?直接接到了RJ45吗?有几根线?是千兆网是吧?
3. 你的RGMII时钟频率是多少?
4. 讲一下晶振和晶体有什么区别联系?
5. 时钟晶体电路的负载电容是如何设计?
6. 你设计了挺多电源电路,都是DCDC吗还是还有LDO?(回答都有)那你讲一下LDO和DCDC的区别?
7. 你讲到LDO的效率不高,那么造成效率不高的原因在哪里?从LDO的原理上进行分析
8. 你的电源用的芯片电路我看一下,你用的都是内置电感和自举器件的?有没有设计过那种外置的?(看来是想问我电感,自举电容那些选型以及相关知识),我回答有但是不在这个图纸上,得另外找,他就没继续问了。
9. 那你这个电源芯片的环路补偿是怎么做的?通过什么引脚和器件并设计的?我回答的是芯片内置了环路补偿,外面虽然有补偿引脚但是没有接了。(应该是想问环路补偿的知识点),还问了一句环路主要看哪些参数?。
14. 然后是反问环节,问了后续还有几面,说的是至少还要一次技术面。问了对我的印象如何,有哪些需要提升的。面试官感觉还不错。
#隔了一周,二面。45min,面试官很好,唠家常居多(也不知道是不是刷KPI)(08.11)
首先唠了一会儿,问了我对行业的选择,以及为什么要做硬件工程师这个岗位?然后介绍了一下极氪这边硬件部门的业务范围。
聊得差不多就问我在硬件设计中遇到的其中一个印象比较深刻的事情。
我讲了一个电源方面的设计,关于电源时序啥的。
1. 为什么要设计电源时序?内核为啥要比IO接口先上电?
2. 一个好的BUCK电源主要关注哪些指标?
3. 为了实现这些指标应该如何进行电路设计?
4. BUCK的输出纹波是由什么原因造成的?降低BUCK电路的损耗如何考虑?
5. ADC电路在电源方面以及走线布局上应该注意些什么问题?
6. 千兆以太网,网口电路在PCB设计的时候应该注意哪些问题?
问的问题还算比较大,自己要考虑的东西还是比较多,期间一直也在相互聊。后面基本上又是唠家常了。