题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
CPP1 |
定义变量
|
2023-08-20
|
答案正确
| 3ms | 316K | C++ | |
VL61 |
自动售卖机
|
2022-04-20
|
答案正确
| < 1ms | 0K | Verilog | |
VL14 |
用优先编码器①实现键盘编码电路
|
2022-04-20
|
答案正确
| < 1ms | 0K | Verilog | |
VL4 |
移位运算与乘法
|
2022-04-20
|
答案正确
| < 1ms | 0K | Verilog | |
VL45 |
异步FIFO
|
2022-04-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2022-04-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL26 |
含有无关项的序列检测
|
2022-04-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2022-04-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2022-04-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2022-04-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL37 |
时钟分频(偶数)
|
2022-04-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL43 |
根据状态转移写状态机-三段式
|
2022-04-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL72 |
全加器
|
2022-04-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL65 |
状态机与时钟分频
|
2022-04-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL60 |
使用握手信号实现跨时钟域数据传输
|
2022-04-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL74 |
异步复位同步释放
|
2022-04-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL54 |
RAM的简单实现
|
2022-04-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL53 |
单端口RAM
|
2022-04-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2022-04-18
|
答案正确
| < 1ms | 0K | Verilog | |
VL21 |
根据状态转移表实现时序电路
|
2022-04-18
|
答案正确
| < 1ms | 0K | Verilog |
关注他的用户也关注了: