【算能科技】硬件研发工程师春招非实习
990-1000元/天
芯片研发 深圳 硕士 5天/周 最少3个月 有转正

岗位关键词
投递时间:2024年8月21日-2026年10月17日
岗位职责
岗位职责
一、逻辑设计与验证工程师
1. 负责通用处理器、Deep learning 加速处理器的设计研发;
2. 编写各种设计文档和标准化资料,执行公司的开发流程、规范和制度;
3. 工作任务包括但不限于:处理器前端设计、实现、功能验证、FPGA/Emulator 开发与验证等。
二、物理设计工程师
1. 负责通用处理器、Deep learning 处理器的物理设计、模拟/数字处理器版图设计,PPAC 优化、全定制设计、先
进封装等新技术探索工作;
2. 编写各种设计文档和标准化资料,执行公司的开发流程、规范和制度;
3. 工作任务包括但不限于:
a) 处理器中端设计 DFT、STA、处理器测试及量产等;
b) 从门级网表到 GDSII 的后端物理实现、数字/模拟处理器版图设计,包括 PR、PV、IR Signoff,PPAC 优化、
Sta/Spice Signoff 等;
c) 处理器设计流程开发、In-House EDA 工具开发、处理器良率跟踪与优化。
三、硬件工程师
1. 参与处理器规格制定,根据需求以及上一代芯片遗留问题提出 HW LIST;
2. 负责处理器 EVB 设计及开发,参与处理器 Bring up,输出完整的 SI/PI Validation 测试报告;
3. 负责硬件整体方案选型,器件选型和评估,原理图设计和 PCB 评审;
4. 负责制定硬件调试方案,对系统信号完整性、电磁兼容性和可靠性等方面有了解并能够进行全面的调试和测试;
5. 负责产品硬件开发,协助软件,测试团队完成产品开发,解决试产和量产过程中遇到的问题;
6. 负责客户项目支持,解决客户设计以及产品化过程中碰到的问题,完成客户项目 Design Win。
工作地点:北京、上海、深圳、南京、武汉、青岛、福州、成都、海外等,未来有可能进一步拓展到昆明、杭州等地。
算能专注于 RISC-V、TPU 处理器等算力产品的研发和推广应用。公司秉持开源、开放的理念,拥抱快速发展的 RISC-V 生态,引领前沿算力技术创新,面向“云、边、端”应用场景提供 SoC(System on Chip)标准产品、CoS(Computing on Server)全部套件、CoC(Computing on Cloud)算力定制。自 2016 年以来,旗下品牌算丰 SOPHON 系列产品已完成多次迭代,每代产品相较于前代产品均实现了能耗比倍数级提升。在 RISC-V 领域,算能备受关注,稳居行业领先地位。
算能掌握深度学习和 RISC-V 处理器两项关键技术。在深度学习方向,团队从 2016 年开始针对深度学习应用开展专用处理器的研制,坚持自主研发指令集和架构,陆续发布了应用于云端、边缘、终端场景下的十余款算力产品,具备高性能、低功耗、软件成熟易用等优势,并广泛与深度学习算法厂商、行业解决方案厂商合作,打造面向最终用户的深度学习整体解决方案,为千行百业赋能。推出的深度学习服务器,获得了 2020 最佳云端处理器奖、2021 年度中国智能计算技术创新奖等。在 RISC-V 方向,团队从 2018 年开始 RISC-V 的研发,陆续在多款面向终端应用场景的处理器中采用 RISC-V 指令集。2020年,正式启动针对数据中心领域的基于 RISC-V 高性能处理器的研制;在 2023 年初,发布了行业首款服务器级 RISC-V 处理器。这一产品的发布,
开拓了 RISC-V 领域在高性能计算的一条全新路径,其开源、易扩展、低功耗、全球化的特性,必将推动RISC-V 指令集成为高性能服务器领域的一个后起之秀。
未来,算能将致力于成为全球领先的定制算力提供商,继续聚焦于深度学习和 RISC-V 领域的研发与推广,进一步建设完善科技创新能力和产业化落地能力,以智算赋能未来。
算能集聚了大量 TPU、RISC-V 处理器、算法等领域的专业技术人才,研发占比超 70%,硕博占比近 75%,985&211 及海外名校占比近 80%。在算能,你将有机会游弋于先进计算体系结构的技术海洋,你可以和全球顶级人才一起碰撞思想,你将感受到开放包容、富有创意且充满活力的工作氛围。
算能在深度学习领域起步早、研发和产品路标清晰、团队效率高,每个人都可以获得成长,实现个人价值。同时扁平有序的管理机制,平等轻松、开放包容的工作氛围,追求“精益求精,客观优秀”的企业文化,给你无边界的舞台实现快速成长,你既可以深度钻研热爱的技术领域,得到专业能力的成长和技术水平的提升;又可以大胆尝试,寻找自己更擅长的空间。
算能采用市场领先型薪酬策略,为员工提供全方位,有温度的福利保障计划:
1. 薪资:市场领先型的薪酬待遇,2025 年应届生薪酬高于行业市场平均水平;
2. 福利:五险一金按所在地最高规格交,额外补充意外险,配偶子女补充商业保险,员工个人全方位医疗、意外、重疾、基金类保障;
3. 住房:公司行政提供提前租房服务,应届生入职后,可直接拎包入住公司宿舍,不仅能享受租房优
惠,部分城市(北京亦庄、青岛和深圳)还向优秀应届生提供三年的免费住宿;
4. 差旅:市内外出差可享受便捷的企业用车服务,公司专用差旅平台机酒预订,方便快捷无需垫付;
5. 免费健身房:广阔的室内健身房+专业的健身器材+志同道合的小伙伴;
6. 暖心的节假日、生日礼物:传统佳节都能收到公司定制的祝福礼物或购物卡。
岗位要求
任职要求:
学历要求:硕士及以上,本科最低211
一、逻辑设计与验证工程师
1. 专业包含但不限于数学类/物理学类/电子科学与技术类/微电子类/信息与通信工程类/计算机科学与技术类/材料
科学与工程类应届毕业生或毕业一年内海外留学者,硕士及以上学历;
2. 学习成绩优秀,对新生事物及专业相关领域知识具有极强的好奇心、学习能力和知识迁移能力;
3. 具备一定的数字电路理论基础和动手能力以及创新能力。
工作地点:北京、上海、武汉、青岛、厦门、深圳、成都
二、物理设计工程师
1. 专业包含但不限于数学类/物理学类/电子科学与技术类/微电子类/信息与通信工程类/计算机科学与技术类/材料
科学与工程类应届毕业生或毕业一年内海外留学者,硕士及以上学历;
2. 学习成绩优秀,对新生事物及专业相关领域知识具有极强的好奇心、学习能力和知识迁移能力;
3. 具备一定的数字电路理论基础和动手能力以及创新能力。
工作地点:北京、上海、武汉
三、硬件工程师
1. 使用过 Cadence,Mentor 等 EDA 工具。对示波器,逻辑(协议)分析仪与校准仪等各类仪器设备有了解;
2. 具有电源,传感器,低功耗,信号完整性,EMC,Layout 设计,电磁兼容性等专业知识;
3. 具有高速信号项目经验,了解 PCIE,USB,SATA,HDMI,SGMII 等高速协议;
4. 具备较强的文档编写能力,有多次正式文档 Release 经验,包括并不局限于 Design Guide,Test Report,Checklist,SOP 等;
5. 硕士以上学历,计算机、自动化、通信电子或相关专业;
6. 具备良好的逻辑表达能力、组织能力、团结能力和协作协调能力。
工作地点:北京、青岛、深圳、武汉
牛客安全提示:如发现虚假招聘、广告,或以任何名义索要证件、费用,或诱导异地入职、参与培训等均属违法行为,发现请
立即举报